FPGA和處理器兼容參考設計

ADI使客戶可以更輕松地將ADI的高速精密數據轉換器、傳感器、RF IC和其它器件與FPGA和微處理器連接。我們與行業領先供應商合作,以簡化FPGA系統設計為目標,不斷開發完整的參考設計方案和工具,例如HDL代碼、器件驅動、參考項目實例,從而快速完成原型制作、縮短開發時間。

為高端FPGA和μProcessor供電時面臨的三大設計挑戰

ADI Guneet Chadha探討當內核電壓不斷降低時,電源管理解決方案要解決的三大設計挑戰。

FPGA 解決方案

alteraLogoADI公司與Altera和Altera戰略伙伴緊密合作,為您提供經過認證和測試的FPGA和CPLD系統解決方案。在這里列出了一些方便您選擇Altera認證解決方案的有用工具。 查看解決方案 >


xilinxLogoADI公司與Xilinx和Xilinx戰略伙伴緊密合作,共同開發經過驗證的Xilinx系統解決方案。在這里列出了一些方便您進行設計工作的有用工具。 查看解決方案 >

微處理器

ADI公司與恩智浦(飛思卡爾)和恩智浦(飛思卡爾)戰略伙伴緊密合作,為您提供經過認證和測試的處理器系統解決方案。在這里列出了一些方便您選擇恩智浦認證解決方案的有用工具。查看解決方案 >

相關視頻

通過PMBus監測、監控和精確調整電源

ADI Guneet Chadha探討電源系統管理(PSM)如何通過PMBus數字接口精確地調整負載點或電源,以滿足嚴格的容差要求。

對Intel Arria ARM Cortex 20nm SoC FPGA上的8個供電軌排序

ADI Guneet Chadha探討電源系統管理(PSM)如何確定Intel Arria ARM Cortex 20nm SoC FPGA上8個電源的時序或按照預定順序開啟各電源。

動態調整Xilinx FPGA收發器電源1V±0.25%

ADI Guneet Chadha演示如何使用電源系統管理使FPGA內核或I/O(例如:高速收發器)的電源輸出電壓(1V)保持在很小的容差范圍內(0.25%)。還顯示了“如何確定電源裕量”。

通過精確地降低恩智浦μP的內核電壓最大限度提高效率

ADI Guneet Chadha演示如何通過PMBus改變Arm Cortex μP內核電壓,實現效率最大化。當最終硅芯電壓從最初預期值改變時,此信息很有用。

支持

EngineerZone中文技術論壇支持社區

需要技術支持?訪問含有眾多討論話題的20多種產品社區,其中包括 FPGA

ADI 公司合作伙伴計劃

Partners合作伙伴——ADI 公司合作伙伴計劃提供尋求在各種市場和行業領域提供設計項目協助的合作伙伴列表。我們合作伙伴的硬件和軟件以及專家設計服務,能夠幫您找到最佳解決方案來滿足您的設計需求和攻克挑戰難題。

了解有關合作伙伴計劃的更多信息